-

Alphawave與PLDA宣布合作,為包括PCIe(r) 5.0、CXL(TM)和PCIe 6.0在內的互連技術打造緊密整合的控制器和PHY IP解決方案

兩家公司將針對資料中心、AI和汽車業提供延遲和功耗最佳化的高性能互連解決方案

加州聖荷西和多倫多--(BUSINESS WIRE)--(美國商業資訊)-- --(美國商業資訊)--高速互連解決方案的產業領導者PLDA與電子設備多標準連接IP解決方案的領導廠商Alphawave今天宣布攜手合作,旨在為目前最常用的PCIe®5.0和CXLTM等互連技術提供業界頂級強大的IP解決方案。雙方還將開始就包括PCIe 6.0在內的未來技術進行合作。

透過合作,Alphawave和PLDA將提供整合式控制器和PHY解決方案,該方案採用PLDA領先的PCIe和CXL IP控制器以及Alphawave的高性能、低功耗DSP PHY IP。該組合解決方案將為高階SoC和ASIC設計人員帶來緊密整合的解決方案,可在確保最高資料傳輸效率的同時降低延遲和功耗。這些特性在頻寬密集型設計中尤為重要,例如資料中心、人工智慧和汽車應用的設計。

PLDA與Alphawave的合作將催生適用於PCIe和CXL的端對端解決方案,這種專為應用程式量身打造的方案利用CXL.mem和CXL.cache協定,對延遲進行最佳化。該組合解決方案的主要特點包括:

  • Alphawave經過矽驗證的PCIe 5.0 SerDes PHY IP,適用於原始PIPE和SerDes架構模式,可輕鬆滿足以記憶體為中心的應用程式的延遲要求。
  • PLDA針對CXL和PCIe提供的經過矽驗證的IP控制器,在架構上針對低延遲進行最佳化,並支援多項附加功能,旨在大幅提高性能並簡化整合。

除了今天宣布聯手合作,為PCIe 5.0和CXL提供產品解決方案之外,PLDA和Alphawave還已經開始合作開發針對PCIe 6.0技術的控制器IP和PHY IP組合解決方案。

PLDA技術長Stephane Hauradou表示:「為下一代互連介面提供緊密整合的控制器和PHY解決方案,能夠使我們的重要客戶為其尖端的系統單晶片(SoC)和專用積體電路(ASIC)選擇一流技術。」

Alphawave總裁兼執行長Tony Pialis表示:「我們對此次建立的合作關係感到振奮不已,因為當一家領先的PHY IP公司和一家領先的控制器IP公司在設計實現方面進行前期合作時,所開發的解決方案將成為高階晶片設計的理想選擇,並能幫助確保一次性通過矽驗證。」

更多資訊
如需瞭解關於PLDA和Alphawave產品的更多資訊,請寄送電子郵件至sales@plda.com聯絡PLDA或造訪公司網站:

關於Alphawave IP
面對資料的指數級增長,Alphawave的技術可滿足關鍵性需求:使資料傳輸的速度更快、可靠性更強、性能更高、功耗更低。Alphawave是全球技術基礎架構高速連接領域的領導者。因此,我們的IP解決方案能夠滿足全球一線客戶在資料中心、計算、網路、AI、5G、自動駕駛和儲存領域的需求。我們是由一支專家技術團隊於2017年在加拿大多倫多創立的公司,在半導體IP授權方面具有傲人記錄,我們的目標是專注於高難度的連接挑戰。如需瞭解關於Alphawave IP的更多資訊,請造訪:awaveip.com

關於PLDA
PLDA是半導體智慧財產權(SIP)的開發公司和授權人,專注於支援multi-gigabit速率(2.5G、 5G、8G、16G、25G、32G、56G、112G)高速互連介面和PCI Express、CCIX、CXL及Gen-Z等協定的開發。PLDA現已發展成為該領域的領導者,在62個國家擁有超過3,200個客戶和6,400項授權。PLDA是一家全球性的技術公司,在矽谷、法國、保加利亞、臺灣和中國大陸均設有辦事處。

###

商標
所有註冊商標和其他商標均屬於其各自所有者。PCI-SIG、PCI Express和PCIe是PCI-SIG的商標或註冊商標。

免責聲明:本公告之原文版本乃官方授權版本。譯文僅供方便瞭解之用,煩請參照原文,原文版本乃唯一具法律效力之版本。

Contacts

聯絡人資訊:

PLDA
Romain Tourneau,行銷經理,+33 4 28 38 04 66, rtourneau@plda.com

Alphawave
Clinton Walker,行銷副總裁,+1- 408-824-9202轉302, clinton.walker@awaveip.com

PLDA Logo
PLDA Logo

PLDA



Contacts

聯絡人資訊:

PLDA
Romain Tourneau,行銷經理,+33 4 28 38 04 66, rtourneau@plda.com

Alphawave
Clinton Walker,行銷副總裁,+1- 408-824-9202轉302, clinton.walker@awaveip.com

More News From PLDA

PLDA 和 AnalogX 宣布推出市場領先的具有超低延遲和功耗的CXL 2.0 解決方案

加州聖荷西和多倫多--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智財(IP)的領先開發商 PLDA 和低功耗多標準連接SerDes IP解決方案的領導廠商AnalogX今天宣布,雙方將PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 進行最佳化整合,與領先的競爭解決方案相比,延遲和功耗分別降低50%和40%。 CXL (Compute Express Link™)標準旨在擴展資料中心的異質運算能力,並為運算密集型工作負載提供更高效率的資料傳送,特別是在現行介面標準無法滿足延遲要求的情況下。在今天之前,CXL 控制器與 PHY 的領先組合提供20-40奈秒的延遲性能。PLDA 和AnalogX 自豪地宣布,經驗證,適用於CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的組合可產生低於12奈秒的延遲。這種業界領先的延遲直接提高了伺服器性能,有助於更快地存取設備和取得資料,而無需額外成本或日常開銷。與替代解決方案相比,PLDA 和 AnalogX將功耗降...

PLDA宣布推出用於下一代SoC設計的XpressRICH™ PCI Express® 6.0控制器IP

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智慧財產權(IP)的領先開發商PLDA今天宣布推出適用於PCIe 6.0規範的XpressRICHTM PCI Express® (PCIe®)控制器IP。PCIe 6.0規範將資料速率提高一倍,達到每秒64 GT鏈路速協調,實現了一次跨越性的進步。下一代晶片需要在系統內移動大量資料,因此對於建立這類晶片的系統單晶片(SoC)設計師和系統架構師來說,PCIe 6.0架構至關重要,該架構可應用於: 高效能運算(HPC)/雲端運算 人工智慧(AI)和機器學習 企業級儲存 企業網路 汽車 為了支援將頻寬增加一倍以達到每秒64 GT,PCIe 6.0技術使用PAM4調變,與以前的NRZ調變的1位元/週期相比,它可以執行2位元/週期。將前向錯誤更正(FEC)和循環冗餘校驗(CRC)相結合以補償更高的位元錯誤率(BER)。此外,XpressRICH for PCIe 6.0架構還支援新L0p低功耗模式,使流量在數量減少的通道上傳輸,從而在不影響流量的情況下降低功耗。 為了支援XpressRICH使用者的可設定性需求,P...

安立公司為下一代掌上型頻譜分析儀選擇PLDA的PCIe解決方案

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互聯領域的產業領導者PLDA今天宣布,安立公司已為其下一代掌上型頻譜分析器選擇PLDA的PCIe控制器IP。安立是一家創新型通訊測試與測量解決方案的全球供應商。全球實作PLDA解決方案的公司正在不斷增多,安立現在加入到他們的行列中。 由於高品質和可設定的PCIe IP已經針對高階分析儀進行了完美最佳化,因此,PCIe技術長期以來一直被測試和測量行業所採用。PLDA採用ASIC和FPGA技術的PCIe控制器解決方案的成熟度,以及該公司在出色客戶支援方面的聲譽,都是安立的關鍵決定因素。 資深產品經理Russel Lindsay表示:「安立開發需要高頻寬連接的領先掌上型測試解決方案,以滿足當今高速無線網路的需求。PLDA XpressRICH-AXI IP對連接到DMA引擎的AXI串流的支援對我們來說是一項關鍵要素,因為它允許我們的現場頻譜分析儀透過PCIe介面有效地將I/Q流傳輸到電腦上。」 PLDA的XpressRICH-AXI IP的主要功能包括: 內建DMA引擎,具有散點收集(Scatter-Gather)和描...
Back to Newsroom