-

PLDA 和 AnalogX 宣布推出市場領先的具有超低延遲和功耗的CXL 2.0 解決方案

亮點:

  • PLDA CXL 2.0 控制器與AnalogX 超低功耗PHY 進行最佳化整合,與領先的競爭解決方案相比,延遲和功耗分別降低50% 以上和40%
  • 提高系統性能,且不增加成本,而預設定的整合可縮短設計階段並能縮短產品上市時間

加州聖荷西和多倫多--(BUSINESS WIRE)--(美國商業資訊)-- (美國商業資訊)--高速互連矽智財(IP)的領先開發商 PLDA 和低功耗多標準連接SerDes IP解決方案的領導廠商AnalogX今天宣布,雙方將PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 進行最佳化整合,與領先的競爭解決方案相比,延遲和功耗分別降低50%和40%。

CXL (Compute Express Link™)標準旨在擴展資料中心的異質運算能力,並為運算密集型工作負載提供更高效率的資料傳送,特別是在現行介面標準無法滿足延遲要求的情況下。在今天之前,CXL 控制器與 PHY 的領先組合提供20-40奈秒的延遲性能。PLDA 和AnalogX 自豪地宣布,經驗證,適用於CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的組合可產生低於12奈秒的延遲。這種業界領先的延遲直接提高了伺服器性能,有助於更快地存取設備和取得資料,而無需額外成本或日常開銷。與替代解決方案相比,PLDA 和 AnalogX將功耗降低了40%,這也是其可實現性能的一部分。

PLDA行銷副總裁Paul Karazuba表示:「今天發布的公告彰顯 PLDA 致力於為客戶提供超高品質、超高性能控制器 IP的承諾。我們很高興與AnalogX合作,也期待客戶在 CXL 2.0 中實現低於 12奈秒延遲的性能優勢。」

AnalogX執行長 Robert Wang 補充道:「我們欣然宣布,兩支團隊已合力取得出色的工作成果。我們的SerDes技術專為滿足資料中心和高效能運算應用對超低功耗和極低延遲的嚴苛要求而建置。這款延遲低於12奈秒的 CXL 2.0 解決方案將證明我們的解決方案有能力在上述市場發揮作用。」

解決方案供應情況:
適用於 CXL 2.0 的PLDA XpressLINK控制器 IP 和AnalogX 32G-Multi-Protocol PHY即日起供應,適用於7奈米和 6奈米設計。

更多資訊:
如需瞭解有關適用於 CXL 2.0 的 PLDA XpressLINK 控制器 IP 的更多資訊,請造訪我們的網站:https://www.plda.com/products/xpresslink-controller-ip-cxl-2011

欲瞭解有關AnalogX 32G-Multi-Protocol SerDes的更多資訊,請造訪我們的網站:https://www.analogx.io/axlinkio-mp

關於PLDA
PLDA是半導體智慧財產權(IP)的開發公司和授權人,專注於支援multi-gigabit速率(2.5G、5G、8G、16G、25G、32G、64G)高速互連介面和PCI Express、CXL及CCIX等協定的開發。

PLDA現已發展成為該領域的領導者,在62個國家擁有超過3,300個客戶專案和6,400項授權。PLDA是一家全球性的科技公司,在矽谷、法國、保加利亞、臺灣和中國大陸均設有辦事處。請瀏覽http://www.plda.com

關於AnalogX
AnalogX Inc.開發超低功耗連接 IP 解決方案,用於連接晶片和小晶片(chiplet)。憑藉可跨多個代工廠和技術節點使用的產品,AnalogX 的目標是實現高階混合信號 IP,以推動高頻寬應用的革命系統單晶片(SoC)設計,包括人工智慧和資料中心運算等應用。AnalogX 總部位於加拿大多倫多。敬請造訪 http://www.analogx.io

###

商標
所有註冊商標和其他商標均屬於其各自所有者。CXL是CXL Consortium的註冊商標。

免責聲明:本公告之原文版本乃官方授權版本。譯文僅供方便瞭解之用,煩請參照原文,原文版本乃唯一具法律效力之版本。

Contacts

聯絡方式:
連聯人資訊:
PLDA
Romain Tourneau
rtourneau@plda.com

AnalogX
Kash Johal
kash@analogx.io

PLDA



Contacts

聯絡方式:
連聯人資訊:
PLDA
Romain Tourneau
rtourneau@plda.com

AnalogX
Kash Johal
kash@analogx.io

More News From PLDA

PLDA宣布推出用於下一代SoC設計的XpressRICH™ PCI Express® 6.0控制器IP

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智慧財產權(IP)的領先開發商PLDA今天宣布推出適用於PCIe 6.0規範的XpressRICHTM PCI Express® (PCIe®)控制器IP。PCIe 6.0規範將資料速率提高一倍,達到每秒64 GT鏈路速協調,實現了一次跨越性的進步。下一代晶片需要在系統內移動大量資料,因此對於建立這類晶片的系統單晶片(SoC)設計師和系統架構師來說,PCIe 6.0架構至關重要,該架構可應用於: 高效能運算(HPC)/雲端運算 人工智慧(AI)和機器學習 企業級儲存 企業網路 汽車 為了支援將頻寬增加一倍以達到每秒64 GT,PCIe 6.0技術使用PAM4調變,與以前的NRZ調變的1位元/週期相比,它可以執行2位元/週期。將前向錯誤更正(FEC)和循環冗餘校驗(CRC)相結合以補償更高的位元錯誤率(BER)。此外,XpressRICH for PCIe 6.0架構還支援新L0p低功耗模式,使流量在數量減少的通道上傳輸,從而在不影響流量的情況下降低功耗。 為了支援XpressRICH使用者的可設定性需求,P...

安立公司為下一代掌上型頻譜分析儀選擇PLDA的PCIe解決方案

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互聯領域的產業領導者PLDA今天宣布,安立公司已為其下一代掌上型頻譜分析器選擇PLDA的PCIe控制器IP。安立是一家創新型通訊測試與測量解決方案的全球供應商。全球實作PLDA解決方案的公司正在不斷增多,安立現在加入到他們的行列中。 由於高品質和可設定的PCIe IP已經針對高階分析儀進行了完美最佳化,因此,PCIe技術長期以來一直被測試和測量行業所採用。PLDA採用ASIC和FPGA技術的PCIe控制器解決方案的成熟度,以及該公司在出色客戶支援方面的聲譽,都是安立的關鍵決定因素。 資深產品經理Russel Lindsay表示:「安立開發需要高頻寬連接的領先掌上型測試解決方案,以滿足當今高速無線網路的需求。PLDA XpressRICH-AXI IP對連接到DMA引擎的AXI串流的支援對我們來說是一項關鍵要素,因為它允許我們的現場頻譜分析儀透過PCIe介面有效地將I/Q流傳輸到電腦上。」 PLDA的XpressRICH-AXI IP的主要功能包括: 內建DMA引擎,具有散點收集(Scatter-Gather)和描...

PLDA推出完整的USB4® PCIe® IP產品線,實現USB4集線器、主機和設備的PCIe支援

加州聖荷西--(BUSINESS WIRE)----(美國商業資訊)--高速互連矽智慧財產權(IP)的領先開發商PLDA今天宣布推出專門用於USB4 IC的完整PCIe控制器IP產品線。PLDA的USB4 PCIe產品線使設計人員可以在其USB4 ASIC設計中採用內部PCIe設備,從而降低延遲和功耗。這是面向應用的設計方法的一次進步,此類應用包括: 用於PC和汽車的USB4集線器 USB4主機在PC、筆記型電腦、遊戲、電視等晶片組中的應用 USB設備配接器,包括USB4轉NVMe、USB4轉音訊/視訊、USB4 eGPU和USB4轉乙太網路配接器。 USB4規範引進了協定隧道,允許透過USB4互連傳輸USB3、DisplayPort和PCIe流量,並提供高達40 Gbps的總頻寬以提升效能。 PLDA的USB4 PCIe控制器IP產品線包括專為實作USB4集線器所需的PCIe開關邏輯而設計的XpressSWITCH for USB4。XpressSWITCH for USB4具有以下功能: 嵌入式多埠交換器,具有PIPE連接的內部端點(Endpoint)、流內(In-the-flo...
Back to Newsroom