-

Alphawave与PLDA宣布合作,为包括PCIe(r) 5.0、CXL(TM)和PCIe 6.0在内的互连技术打造紧密集成的控制器和PHY IP解决方案

两家公司将面向数据中心、AI和汽车行业提供延迟和功耗优化的高性能互连解决方案

加州圣何塞和多伦多--(BUSINESS WIRE)--(美国商业资讯)-- --(美国商业资讯)--高速互连解决方案的行业领导者PLDA与电子设备多标准连接IP解决方案的领先供应商Alphawave今天宣布携手合作,旨在为目前最常用的PCIe®5.0和CXLTM等互连技术提供业界顶级强大的IP解决方案。双方还将开始就包括PCIe 6.0在内的未来技术进行合作。

通过合作,Alphawave和PLDA将提供集成式控制器和PHY解决方案,该方案采用PLDA领先的PCIe和CXL IP控制器以及Alphawave的高性能、低功耗DSP PHY IP。该组合解决方案将为高端SoC和ASIC设计人员带来紧密集成的解决方案,可在确保最高数据传输效率的同时降低延迟和功耗。这些特性在带宽密集型设计中尤为重要,例如数据中心、人工智能和汽车应用的设计。

PLDA与Alphawave的合作将催生适用于PCIe和CXL的端到端解决方案,这种专为应用程序量身定制的方案利用CXL.mem和CXL.cache协议,对延迟进行优化。该组合解决方案的主要特点包括:

  • Alphawave经过硅验证的PCIe 5.0 SerDes PHY IP,适用于原始PIPE和SerDes架构模式,可轻松满足以内存为中心的应用程序的延迟要求。
  • PLDA针对CXL和PCIe提供的经过硅验证的IP控制器,在架构上针对低延迟进行优化,并支持多项附加功能,旨在大幅提高性能并简化集成。

除了今天宣布联手合作,为PCIe 5.0和CXL提供产品解决方案之外,PLDA和Alphawave还已经开始合作开发针对PCIe 6.0技术的控制器IP和PHY IP组合解决方案。

PLDA首席技术官Stephane Hauradou表示:“为下一代互连接口提供紧密集成的控制器和PHY解决方案,能够使我们的重要客户为其尖端的片上系统(SoC)和专用集成电路(ASIC)选择一流技术。”

Alphawave总裁兼首席执行官Tony Pialis表示:“我们对此次建立的合作关系感到振奋不已,因为当一家领先的PHY IP公司和一家领先的控制器IP公司在设计实现方面进行前期合作时,所开发的解决方案将成为高端芯片设计的理想选择,并能帮助确保一次性通过硅验证。”

更多信息
如需了解关于PLDA和Alphawave产品的更多信息,请发送电子邮件至sales@plda.com联系PLDA或访问公司网站:

关于Alphawave IP
面对数据的指数级增长,Alphawave的技术可满足关键性需求:使数据传输的速度更快、可靠性更强、性能更高、功耗更低。Alphawave是全球技术基础设施高速连接领域的领导者。因此,我们的IP解决方案能够满足全球一线客户在数据中心、计算、网络、AI、5G、自动驾驶和存储领域的需求。我们是由一支专家技术团队于2017年在加拿大多伦多创立的公司,在半导体IP授权方面具有骄人往绩,我们的目标是专注于高难度的连接挑战。如需了解关于Alphawave IP的更多信息,请访问:awaveip.com

关于PLDA
PLDA是半导体知识产权(SIP)的开发公司和许可方,专注于支持数千兆速率(2.5G、 5G、8G、16G、25G、32G、56G、112G)高速互连接口和PCI Express、CCIX、CXL及Gen-Z等协议的开发。PLDA现已发展成为该领域的领导者,在62个国家拥有超过3,200个客户和6,400项许可证。PLDA是一家全球性的技术公司,在硅谷、法国、保加利亚、台湾和中国大陆均设有办事处。

###

商标
所有注册商标和其他商标均属于其各自所有者。PCI-SIG、PCI Express和PCIe是PCI-SIG的商标或注册商标。

免责声明:本公告之原文版本乃官方授权版本。译文仅供方便了解之用,烦请参照原文,原文版本乃唯一具法律效力之版本。

Contacts

联系人信息:

PLDA
Romain Tourneau,营销经理,+33 4 28 38 04 66, rtourneau@plda.com

Alphawave
Clinton Walker,营销副总裁,+1- 408-824-9202转302, clinton.walker@awaveip.com

PLDA Logo
PLDA Logo

PLDA



Contacts

联系人信息:

PLDA
Romain Tourneau,营销经理,+33 4 28 38 04 66, rtourneau@plda.com

Alphawave
Clinton Walker,营销副总裁,+1- 408-824-9202转302, clinton.walker@awaveip.com

More News From PLDA

PLDA 和 AnalogX 宣布推出市场领先的具有超低延迟和功耗的CXL 2.0 解决方案

加州圣何塞和多伦多--(BUSINESS WIRE)--(美国商业资讯)--高速互连硅知识产权(IP)的领先开发商 PLDA 和低功耗多标准连接SerDes IP解决方案的领先供应商AnalogX今天宣布,双方将PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 进行优化整合,与领先的竞争解决方案相比,延迟和功耗分别降低50%和40%。 CXL (Compute Express Link™)标准旨在扩展数据中心的异构计算能力,并为计算密集型工作负载提供更高效的数据传送,特别是在现行接口标准无法满足延迟要求的情况下。在今天之前,CXL 控制器与 PHY 的领先组合提供20-40纳秒的延迟性能。PLDA 和AnalogX 自豪地宣布,经验证,适用于CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的组合可产生低于12纳秒的延迟。这种业界领先的延迟直接提高了服务器性能,有助于更快地访问设备和获取数据,而无需额外成本或日常开销。与替代解决方案相比,PLDA 和 AnalogX将功耗...

PLDA宣布推出用于下一代SoC设计的XpressRICH™ PCI Express® 6.0控制器IP

加州圣何塞--(BUSINESS WIRE)--(美国商业资讯)--高速互连硅知识产权(IP)的领先开发商PLDA今天宣布推出适用于PCIe 6.0规范的XpressRICHTM PCI Express® (PCIe®)控制器IP。PCIe 6.0规范将数据速率提高一倍,达到每秒64 GT链路速调度,实现了一次跨越性的进步。下一代芯片需要在系统内移动海量数据,因此对于创建这类芯片的片上系统(SoC)设计师和系统架构师来说,PCIe 6.0架构至关重要,该架构可应用于: 高性能计算(HPC)/云计算 人工智能(AI)和机器学习 企业级存储 企业网络 汽车 为了支持将带宽增加一倍以达到每秒64 GT,PCIe 6.0技术使用PAM4调制,与以前的NRZ调制的1位/周期相比,它可以运行2位/周期。将前向纠错(FEC)和循环冗余校验(CRC)相结合以补偿更高的误比特率(BER)。此外,XpressRICH for PCIe 6.0架构还支持新L0p低功耗模式,使流量在数量减少的通道上传输,从而在不影响流量的情况下降低功耗。 为了支持XpressRICH用户的可配置性需求,PLDA实施了大量功...

安立公司为下一代手持式频谱分析仪选择PLDA的PCIe解决方案

加州圣何塞--(BUSINESS WIRE)--(美国商业资讯)--高速互联领域的行业领导者PLDA今天宣布,安立公司已为其下一代手持式频谱分析器选择PLDA的PCIe控制器IP。安立是一家创新型通信测试与测量解决方案的全球供应商。全球实施PLDA解决方案的公司正在不断增多,安立现在加入到他们的行列中。 由于高质量和可配置的PCIe IP已经针对高端分析仪进行了完美优化,因此,PCIe技术长期以来一直被测试和测量行业所采用。PLDA基于ASIC和FPGA技术的PCIe控制器解决方案的成熟度,以及该公司在出色客户支持方面的声誉,都是安立的关键决定因素。 高级产品经理Russel Lindsay表示:“安立开发需要高带宽连接的领先手持式测试解决方案,以满足当今高速无线网络的需求。PLDA XpressRICH-AXI IP对连接到DMA引擎的AXI流的支持对我们来说是一项关键要素,因为它允许我们的现场频谱分析仪通过PCIe接口有效地将I/Q流传输到计算机上。” PLDA的XpressRICH-AXI IP的主要功能包括: 内置DMA引擎,具有散点收集(Scatter-Gather)和描述...
Back to Newsroom