-

PLDA宣布推出用于下一代SoC设计的XpressRICH™ PCI Express® 6.0控制器IP

亮点:

  • 支持PCIe 6.0规范,包括64GT/s的数据传输率、FLIT模式和L0p功耗状态。
  • 专为可配置性而设计,可满足众多客户和行业用例需求。
  • 作为PCIe控制器设计领域公认的领导者,PLDA IP可确保为我们的客户提供高性能、易于集成且一次性通过硅验证的产品。

加州圣何塞--(BUSINESS WIRE)--(美国商业资讯)-- (美国商业资讯)--高速互连硅知识产权(IP)的领先开发商PLDA今天宣布推出适用于PCIe 6.0规范的XpressRICHTM PCI Express® (PCIe®)控制器IP。PCIe 6.0规范将数据速率提高一倍,达到每秒64 GT链路速调度,实现了一次跨越性的进步。下一代芯片需要在系统内移动海量数据,因此对于创建这类芯片的片上系统(SoC)设计师和系统架构师来说,PCIe 6.0架构至关重要,该架构可应用于:

  • 高性能计算(HPC)/云计算
  • 人工智能(AI)和机器学习
  • 企业级存储
  • 企业网络
  • 汽车

为了支持将带宽增加一倍以达到每秒64 GT,PCIe 6.0技术使用PAM4调制,与以前的NRZ调制的1位/周期相比,它可以运行2位/周期。将前向纠错(FEC)和循环冗余校验(CRC)相结合以补偿更高的误比特率(BER)。此外,XpressRICH for PCIe 6.0架构还支持新L0p低功耗模式,使流量在数量减少的通道上传输,从而在不影响流量的情况下降低功耗。

为了支持XpressRICH用户的可配置性需求,PLDA实施了大量功能和ECN,可通过附带的配置助手(configuration assistant)进行充分的参数化处理。部分可配置功能包括:

  • 支持1、2、4、8和16条通道架构
  • 可配置的数据路径
  • 基于所选配置的可扩展内部数据路径
  • 支持端点、根端口、双模式和交换机端口
  • 在FLIT和非FLIT模式下支持多个虚拟通道(VC)
  • 数据路径的奇偶校验保护
  • 多种PIPE模式
  • 支持SerDes架构
  • 支持单根输入/输出虚拟化(SR-IOV)规范
  • 可配置的缓冲区(大小和延迟)
  • 支持时钟门控和电源门控
  • 向后兼容前几代PCIe
  • 具有AES-GCM加密、解密和认证功能的可选IDE Security

PLDA首席技术官Stephane Hauradou表示:“带宽效率对于数据密集型应用和PCIe 6.0规范的数据传输率翻倍至关重要。正是因为FLIT传输的引入,我们才能在这方面够取得重大进展。”Hauradou补充道:“借助PLDA长期以来在PCIe技术创新层面的出色表现,我们目前能够提供PCIe 6.0的突破性技术,并展示PLDA广为人知的易于整合的强大生态系统和硅验证成功率。”

XpressRICH for PCIe 6.0控制器IP接口解决方案及供货情况:

PLDA已经与我们的PHY合作伙伴生态系统及VIP生态系统合作,提供全面的产品,其特点是易于集成、设计风险低,并且有大量配置和节点可供选择,这些只能通过第三方知识产权产品获得。

PLDA预计,XpressRICH for PCIe 6.0将于2021年第四季度全面上市。

更多信息:

请访问我们的网站获取有关XpressRICH for PCIe 6.0控制器IP的更多信息:

关于PLDA

PLDA是半导体知识产权(IP)的开发公司和许可方,专注于支持数千兆速率(2.5G、5G、8G、16G、25G、32G、64G)高速互连接口和PCI Express、CXL及CCIX等协议的开发。

PLDA现已发展成为该领域的领导者,在62个国家拥有超过3,300个客户项目和6,400项许可证。PLDA是一家全球性的科技公司,在硅谷、法国、保加利亚、台湾和中国大陆均设有办事处。

###

商标

所有注册商标和其他商标均属于其各自所有者。PCI-SIG、PCI Express和PCIe是PCI-SIG的商标或注册商标。

免责声明:本公告之原文版本乃官方授权版本。译文仅供方便了解之用,烦请参照原文,原文版本乃唯一具法律效力之版本。

Contacts

PLDA
Romain Tourneau - 营销经理
+33 4 28 38 04 66
rtourneau@plda.com

PLDA



Contacts

PLDA
Romain Tourneau - 营销经理
+33 4 28 38 04 66
rtourneau@plda.com

More News From PLDA

PLDA 和 AnalogX 宣布推出市场领先的具有超低延迟和功耗的CXL 2.0 解决方案

加州圣何塞和多伦多--(BUSINESS WIRE)--(美国商业资讯)--高速互连硅知识产权(IP)的领先开发商 PLDA 和低功耗多标准连接SerDes IP解决方案的领先供应商AnalogX今天宣布,双方将PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 进行优化整合,与领先的竞争解决方案相比,延迟和功耗分别降低50%和40%。 CXL (Compute Express Link™)标准旨在扩展数据中心的异构计算能力,并为计算密集型工作负载提供更高效的数据传送,特别是在现行接口标准无法满足延迟要求的情况下。在今天之前,CXL 控制器与 PHY 的领先组合提供20-40纳秒的延迟性能。PLDA 和AnalogX 自豪地宣布,经验证,适用于CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的组合可产生低于12纳秒的延迟。这种业界领先的延迟直接提高了服务器性能,有助于更快地访问设备和获取数据,而无需额外成本或日常开销。与替代解决方案相比,PLDA 和 AnalogX将功耗...

安立公司为下一代手持式频谱分析仪选择PLDA的PCIe解决方案

加州圣何塞--(BUSINESS WIRE)--(美国商业资讯)--高速互联领域的行业领导者PLDA今天宣布,安立公司已为其下一代手持式频谱分析器选择PLDA的PCIe控制器IP。安立是一家创新型通信测试与测量解决方案的全球供应商。全球实施PLDA解决方案的公司正在不断增多,安立现在加入到他们的行列中。 由于高质量和可配置的PCIe IP已经针对高端分析仪进行了完美优化,因此,PCIe技术长期以来一直被测试和测量行业所采用。PLDA基于ASIC和FPGA技术的PCIe控制器解决方案的成熟度,以及该公司在出色客户支持方面的声誉,都是安立的关键决定因素。 高级产品经理Russel Lindsay表示:“安立开发需要高带宽连接的领先手持式测试解决方案,以满足当今高速无线网络的需求。PLDA XpressRICH-AXI IP对连接到DMA引擎的AXI流的支持对我们来说是一项关键要素,因为它允许我们的现场频谱分析仪通过PCIe接口有效地将I/Q流传输到计算机上。” PLDA的XpressRICH-AXI IP的主要功能包括: 内置DMA引擎,具有散点收集(Scatter-Gather)和描述...

PLDA推出完整的USB4® PCIe® IP产品线,实现USB4集线器、主机和设备的PCIe支持

加州圣何塞--(BUSINESS WIRE)----(美国商业资讯)--高速互连硅知识产权(IP)的领先开发商PLDA今天宣布推出专门用于USB4 IC的完整PCIe控制器IP产品线。PLDA的USB4 PCIe产品线使设计人员可以在其USB4 ASIC设计中采用内部PCIe设备,从而降低延迟和功耗。这是面向应用的设计方法的一次进步,此类应用包括: 用于PC和汽车的USB4集线器 USB4主机在PC、笔记本、游戏、电视等芯片组中的应用 USB设备适配器,包括USB4转NVMe、USB4转音频/视频、USB4 eGPU和USB4转以太网适配器。 USB4规范引入了协议隧道,允许通过USB4互连传输USB3、DisplayPort和PCIe流量,并提供高达40 Gbps的总带宽以提升性能。 PLDA的USB4 PCIe控制器IP产品线包括专为实现USB4集线器所需的PCIe开关逻辑而设计的XpressSWITCH for USB4。XpressSWITCH for USB4具有以下功能: 嵌入式多端口交换机,具有PIPE连接的内部端点(Endpoint)、流内(In-the-flow)处...
Back to Newsroom