-

PLDA®利用其PCIe 5.0控制器和博通PHY成功示範32 Gt/s的PCIe® 5.0鏈路訓練

該示範再次向SoC設計人員確認該組合解決方案的可靠性和靈活性

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)-- (美國商業資訊)--PCI Express®控制器IP解決方案的業界領導者PLDA今天公佈PCIe 5.0示範結果。該示範利用Broadcom® PCIe 5.0 PHY平臺展示了穩定的PCIe 5.0鏈路訓練(32 GT/s)和出色的訊號完整性。

該解決方案以用於PCIe 5.0的XpressRICH® IP控制器為基礎,結合博通的PCIe 5.0 PHY IP。幾種不同的設置證明該組合IP可提供出色的訊號完整性、32 GT/s速率下的強大鏈路訓練能力,以及PCIe 4.0、PCIe 3.0、PCIe 2.0和PCIe 1.0速度下穩定的向後相容性。這些測試結果為選擇PLDA的PCIe 5.0控制器和博通PHY IP組合解決方案的SoC設計者提供了品質保證。

示範概況:

  • 透過SerDes碼型發生器提供的眼圖和在眼圖上監控的PCIe 5.0 Tx碼型,展示了卓越的訊號完整性
  • 利用Xilinx Vivado ILA和Viavi PCIe分析儀監視的2個板卡的交叉連結,證明了穩定的32 GT/s PCIe鏈路訓練
  • 證明PCIe在真實環境中的16 GT/s、8 GT/s、5 GT/s和2,5 GT/s向後相容性

PLDA科技長Stephane Hauradou表示:「對於PLDA技術團隊而言,達成穩定的32 GT/s PCIe鏈路訓練是重大里程碑。達成這一目標所涉及的複雜性和挑戰性隨著PCIe版本升級而增加,但我們希望進一步展示PCIe 5.0解決方案,即使它們已經在晶片中得到驗證。」

欲取得更多資訊或瞭解PLDA解決方案可如何幫助您的下一個PCIe 5.0設計:

請觀看PCIe 5.0視訊示範。
探索PLDA提供的經過矽晶驗證的多種PCIe 5.0解決方案:

關於PLDA
PLDA是半導體智慧財產權(SIP)的開發公司和授權人,專精於支援數千兆位元速率(2.5G、 5G、8G、16G、25G、32G、56G、112G)的高速互連介面和PCI Express、CCIX及Gen-Z等協議的開發。PLDA現已發展為該領域的領導者,在62個國家擁有超過3,200個客戶和6,800項許可證。PLDA業務遍及全球,在矽谷、法國、保加利亞、臺灣和中國大陸均設有辦事處。

免責聲明:本公告之原文版本乃官方授權版本。譯文僅供方便瞭解之用,煩請參照原文,原文版本乃唯一具法律效力之版本。

Contacts

聯絡方式:
Romain Tourneau
rtourneau@plda.com

PLDA



Contacts

聯絡方式:
Romain Tourneau
rtourneau@plda.com

More News From PLDA

PLDA 和 AnalogX 宣布推出市場領先的具有超低延遲和功耗的CXL 2.0 解決方案

加州聖荷西和多倫多--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智財(IP)的領先開發商 PLDA 和低功耗多標準連接SerDes IP解決方案的領導廠商AnalogX今天宣布,雙方將PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 進行最佳化整合,與領先的競爭解決方案相比,延遲和功耗分別降低50%和40%。 CXL (Compute Express Link™)標準旨在擴展資料中心的異質運算能力,並為運算密集型工作負載提供更高效率的資料傳送,特別是在現行介面標準無法滿足延遲要求的情況下。在今天之前,CXL 控制器與 PHY 的領先組合提供20-40奈秒的延遲性能。PLDA 和AnalogX 自豪地宣布,經驗證,適用於CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的組合可產生低於12奈秒的延遲。這種業界領先的延遲直接提高了伺服器性能,有助於更快地存取設備和取得資料,而無需額外成本或日常開銷。與替代解決方案相比,PLDA 和 AnalogX將功耗降...

PLDA宣布推出用於下一代SoC設計的XpressRICH™ PCI Express® 6.0控制器IP

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智慧財產權(IP)的領先開發商PLDA今天宣布推出適用於PCIe 6.0規範的XpressRICHTM PCI Express® (PCIe®)控制器IP。PCIe 6.0規範將資料速率提高一倍,達到每秒64 GT鏈路速協調,實現了一次跨越性的進步。下一代晶片需要在系統內移動大量資料,因此對於建立這類晶片的系統單晶片(SoC)設計師和系統架構師來說,PCIe 6.0架構至關重要,該架構可應用於: 高效能運算(HPC)/雲端運算 人工智慧(AI)和機器學習 企業級儲存 企業網路 汽車 為了支援將頻寬增加一倍以達到每秒64 GT,PCIe 6.0技術使用PAM4調變,與以前的NRZ調變的1位元/週期相比,它可以執行2位元/週期。將前向錯誤更正(FEC)和循環冗餘校驗(CRC)相結合以補償更高的位元錯誤率(BER)。此外,XpressRICH for PCIe 6.0架構還支援新L0p低功耗模式,使流量在數量減少的通道上傳輸,從而在不影響流量的情況下降低功耗。 為了支援XpressRICH使用者的可設定性需求,P...

安立公司為下一代掌上型頻譜分析儀選擇PLDA的PCIe解決方案

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互聯領域的產業領導者PLDA今天宣布,安立公司已為其下一代掌上型頻譜分析器選擇PLDA的PCIe控制器IP。安立是一家創新型通訊測試與測量解決方案的全球供應商。全球實作PLDA解決方案的公司正在不斷增多,安立現在加入到他們的行列中。 由於高品質和可設定的PCIe IP已經針對高階分析儀進行了完美最佳化,因此,PCIe技術長期以來一直被測試和測量行業所採用。PLDA採用ASIC和FPGA技術的PCIe控制器解決方案的成熟度,以及該公司在出色客戶支援方面的聲譽,都是安立的關鍵決定因素。 資深產品經理Russel Lindsay表示:「安立開發需要高頻寬連接的領先掌上型測試解決方案,以滿足當今高速無線網路的需求。PLDA XpressRICH-AXI IP對連接到DMA引擎的AXI串流的支援對我們來說是一項關鍵要素,因為它允許我們的現場頻譜分析儀透過PCIe介面有效地將I/Q流傳輸到電腦上。」 PLDA的XpressRICH-AXI IP的主要功能包括: 內建DMA引擎,具有散點收集(Scatter-Gather)和描...
Back to Newsroom