-

PLDA®通过其PCIe 5.0控制器和博通PHY成功演示32 Gt/s的PCIe® 5.0链路训练

该演示再次向SoC设计人员确认了该组合解决方案的可靠性和灵活性

加州圣何塞--(BUSINESS WIRE)--(美国商业资讯)-- (美国商业资讯)--PCI Express®控制器IP解决方案的行业领导者PLDA今天公布了其PCIe 5.0演示结果。该演示通过Broadcom® PCIe 5.0 PHY平台展示了稳定的PCIe 5.0链接训练(32 GT/s)和出色的信号完整性。

该解决方案基于面向PCIe 5.0的XpressRICH® IP控制器和博通的PCIe 5.0 PHY IP。该演示通过几种不同的设置,证明了该组合IP可提供出色的信号完整性,32 GT/s速率下的强大链路训练能力,以及PCIe 4.0、PCIe 3.0、PCIe 2.0和PCIe 1.0速度下稳定的向后兼容性。这些测试结果为选择PLDA的PCIe 5.0控制器和博通PHY IP组合解决方案的SoC设计者提供了质量保证。

演示概况:

  • 通过SerDes码型发生器提供的眼图和在眼图上监控的PCIe 5.0 Tx码型,展示了卓越的信号完整性
  • 通过Xilinx Vivado ILA和Viavi PCIe分析仪监视的2个板卡的交叉链接,证明了稳定的32 GT/s PCIe链路训练
  • 证明了PCIe在真实环境中的16 GT/s、8 GT/s、5 GT/s和2,5 GT/s向后兼容性

PLDA首席技术官Stephane Hauradou表示:“对于PLDA技术团队而言,实现稳定的32 GT/s PCIe链路训练是一个重大里程碑。实现这一目标所涉及的复杂性和挑战性随着PCIe版本升级而增加,但我们希望进一步展示我们的PCIe 5.0解决方案,即使它们已经在芯片中得到验证。”

有关更多信息或了解PLDA解决方案可如何帮助您的下一个PCIe 5.0设计:
请观看PCIe 5.0视频演示。

探索PLDA提供的经过硅晶验证的多种PCIe 5.0解决方案:

关于PLDA
PLDA是半导体知识产权(SIP)的开发公司和许可方,专注于支持数千兆速率(2.5G、 5G、8G、16G、25G、32G、56G、112G)高速互连接口和PCI Express、CCIX及Gen-Z等协议的开发。PLDA现已发展成为该领域的领导者,在62个国家拥有超过3,200个客户和6,800项许可证。PLDA业务遍及全球,在硅谷、法国、保加利亚、台湾和中国大陆均设有办事处。

免责声明:本公告之原文版本乃官方授权版本。译文仅供方便了解之用,烦请参照原文,原文版本乃唯一具法律效力之版本。

Contacts

联系方式:
Romain Tourneau
rtourneau@plda.com

PLDA



Contacts

联系方式:
Romain Tourneau
rtourneau@plda.com

More News From PLDA

PLDA 和 AnalogX 宣布推出市场领先的具有超低延迟和功耗的CXL 2.0 解决方案

加州圣何塞和多伦多--(BUSINESS WIRE)--(美国商业资讯)--高速互连硅知识产权(IP)的领先开发商 PLDA 和低功耗多标准连接SerDes IP解决方案的领先供应商AnalogX今天宣布,双方将PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 进行优化整合,与领先的竞争解决方案相比,延迟和功耗分别降低50%和40%。 CXL (Compute Express Link™)标准旨在扩展数据中心的异构计算能力,并为计算密集型工作负载提供更高效的数据传送,特别是在现行接口标准无法满足延迟要求的情况下。在今天之前,CXL 控制器与 PHY 的领先组合提供20-40纳秒的延迟性能。PLDA 和AnalogX 自豪地宣布,经验证,适用于CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的组合可产生低于12纳秒的延迟。这种业界领先的延迟直接提高了服务器性能,有助于更快地访问设备和获取数据,而无需额外成本或日常开销。与替代解决方案相比,PLDA 和 AnalogX将功耗...

PLDA宣布推出用于下一代SoC设计的XpressRICH™ PCI Express® 6.0控制器IP

加州圣何塞--(BUSINESS WIRE)--(美国商业资讯)--高速互连硅知识产权(IP)的领先开发商PLDA今天宣布推出适用于PCIe 6.0规范的XpressRICHTM PCI Express® (PCIe®)控制器IP。PCIe 6.0规范将数据速率提高一倍,达到每秒64 GT链路速调度,实现了一次跨越性的进步。下一代芯片需要在系统内移动海量数据,因此对于创建这类芯片的片上系统(SoC)设计师和系统架构师来说,PCIe 6.0架构至关重要,该架构可应用于: 高性能计算(HPC)/云计算 人工智能(AI)和机器学习 企业级存储 企业网络 汽车 为了支持将带宽增加一倍以达到每秒64 GT,PCIe 6.0技术使用PAM4调制,与以前的NRZ调制的1位/周期相比,它可以运行2位/周期。将前向纠错(FEC)和循环冗余校验(CRC)相结合以补偿更高的误比特率(BER)。此外,XpressRICH for PCIe 6.0架构还支持新L0p低功耗模式,使流量在数量减少的通道上传输,从而在不影响流量的情况下降低功耗。 为了支持XpressRICH用户的可配置性需求,PLDA实施了大量功...

安立公司为下一代手持式频谱分析仪选择PLDA的PCIe解决方案

加州圣何塞--(BUSINESS WIRE)--(美国商业资讯)--高速互联领域的行业领导者PLDA今天宣布,安立公司已为其下一代手持式频谱分析器选择PLDA的PCIe控制器IP。安立是一家创新型通信测试与测量解决方案的全球供应商。全球实施PLDA解决方案的公司正在不断增多,安立现在加入到他们的行列中。 由于高质量和可配置的PCIe IP已经针对高端分析仪进行了完美优化,因此,PCIe技术长期以来一直被测试和测量行业所采用。PLDA基于ASIC和FPGA技术的PCIe控制器解决方案的成熟度,以及该公司在出色客户支持方面的声誉,都是安立的关键决定因素。 高级产品经理Russel Lindsay表示:“安立开发需要高带宽连接的领先手持式测试解决方案,以满足当今高速无线网络的需求。PLDA XpressRICH-AXI IP对连接到DMA引擎的AXI流的支持对我们来说是一项关键要素,因为它允许我们的现场频谱分析仪通过PCIe接口有效地将I/Q流传输到计算机上。” PLDA的XpressRICH-AXI IP的主要功能包括: 内置DMA引擎,具有散点收集(Scatter-Gather)和描述...
Back to Newsroom