-

PLDA宣布全面支援CXL™和Gen-Z™協定

繼近日宣布CXL聯盟(CXL Consortium)與Gen-Z聯盟(Gen-Z Consortium™)達成合作備忘錄之後,PLDA推出XpressLINK™ CXL IP,即刻為單晶片系統開發人員提供Compute Express Link™解決方案。

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)-- (美國商業資訊)--PCI Express® IP和資料互連解決方案領域的產業領導者PLDA今日透過其新推出的針對CXL設計的XpressLINK™控制器IP和即將推出的Gen-Z控制器IP,重申對CXL™和Gen-Z™協定的支援。今天的公告係根據CXL聯盟和Gen-Z聯盟於2020年4月2日發布的公告,重點提到兩家組織在雙方達成的合作備忘錄(MoU)方面的執行情況。PLDA目前在IP領域處於優勢地位,可為資料中心、儲存、計算、人工智慧(AI)和網路產業等半導體領域的設計人員提供CXL和Gen-Z技術。

CXL聯盟與Gen-Z聯盟之間簽訂的合作備忘錄(MoU)已於本月初對外宣布,闡明了CXL和Gen-Z可以建立當前和未來的最佳解決方案的方式。CXL和Gen-Z是互補的高速互連協定,其中CXL支援快取記憶體一致性節點等級的計算,而Gen-Z專注於機架和行等級的結構連接。PLDA宣布將其XpressLINK控制器IP與即將推出的Gen-Z IP相結合,以確保早期採用者有機會將這些解決方案順暢融合到他們的設計中。PLDA仍致力於這兩項協定,並積極參與不同的工作小組,以加快普及速度和確保互通性。

關於PLDA的XpressLINK控制器IP

PLDA新發布的XpressLINK控制器IP是可參數化的Compute Express Link (CXL)軟IP控制器,專為ASIC和FPGA實現而設計。XpressLINK控制器IP充分利用PLDA針對CXL.io用於PCIe®5.0架構的矽驗證XpressRICH™控制器,並加入了專門針對CXL的CXL.cache和CXL.mem。

XpressLINK控制器IP的主要亮點包括:

  • 計畫支援將來的CXL規範版本
  • 部署CXL.io、CXL.mem和CXL.cache協定
  • 支援所有3種定義的CXL設備類型
  • 支援PCI Express 5.0基本規範(修訂版1.0)
  • 支援具有8位元、16位元、32位元、64位元和128位元可設定PIPE介面寬度的PIPE 5.x規範

PLDA執行長Arnaud Schleich表示:「宣布CXL與Gen-Z聯盟之間達成合作備忘錄是IP市場的重大事件,因為它將為未來的高速介面架構奠定基礎。作為該產業的歷史性參與者,PLDA擴展其產品線以涵蓋這兩項協定是合乎邏輯的,我們為致力於將這一演進推向更高的水準而深感自豪。」

Gen-Z聯盟總裁Kurtis Bowman表示:「CXL和Gen-Z技術可高度互補,而且將能夠安全地共用由多個工作負載使用的高利用率、效能敏感型元件。PLDA等公司為兩種互連協定提供解決方案,對於推動創新極為重要。」

CXL聯盟主席Jim Pappas表示:「我們預計Gen-Z和CXL技術的組合解決方案將在儲存、資料中心、人工智慧和網路設計方面實現重大進步。為了實現這些里程碑,我們將繼續依靠PLDA等工作小組成員來建立易於整合的解決方案。」

更多資訊:

可透過以下方式取得有關PLDA的CXL和Gen-Z解決方案的更多資訊:

關於PLDA

PLDA是半導體智慧財產權(SIP)的開發公司和授權人,專注於支援multi-gigabit速率(2.5G、 5G、8G、16G、25G、32G、56G、112G)高速互連介面和PCI Express、CCIX、CXL及Gen-Z等協定的開發。PLDA現已發展成為該領域的領導者,在62個國家擁有超過3200個客戶和6400項授權。PLDA是一家全球性的科技公司,在矽谷、法國、保加利亞、臺灣和中國大陸均設有辦事處。

###

商標

所有註冊商標及其他商標均屬於其各自所有者。PCI-SIG、PCI Express和PCIe是PCI-SIG的商標或註冊商標。Gen-Z是Gen-Z Consortium的商標。CXL和Compute Express Links是Compute Express Link Consortium的商標。XpressLINK是PLDA的商標

免責聲明:本公告之原文版本乃官方授權版本。譯文僅供方便瞭解之用,煩請參照原文,原文版本乃唯一具法律效力之版本。

Contacts

聯絡方式:
PLDA
Romain Tourneau,行銷經理,+33 4 28 38 04 66,rtourneau@plda.com

PLDA



Contacts

聯絡方式:
PLDA
Romain Tourneau,行銷經理,+33 4 28 38 04 66,rtourneau@plda.com

More News From PLDA

PLDA 和 AnalogX 宣布推出市場領先的具有超低延遲和功耗的CXL 2.0 解決方案

加州聖荷西和多倫多--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智財(IP)的領先開發商 PLDA 和低功耗多標準連接SerDes IP解決方案的領導廠商AnalogX今天宣布,雙方將PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 進行最佳化整合,與領先的競爭解決方案相比,延遲和功耗分別降低50%和40%。 CXL (Compute Express Link™)標準旨在擴展資料中心的異質運算能力,並為運算密集型工作負載提供更高效率的資料傳送,特別是在現行介面標準無法滿足延遲要求的情況下。在今天之前,CXL 控制器與 PHY 的領先組合提供20-40奈秒的延遲性能。PLDA 和AnalogX 自豪地宣布,經驗證,適用於CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的組合可產生低於12奈秒的延遲。這種業界領先的延遲直接提高了伺服器性能,有助於更快地存取設備和取得資料,而無需額外成本或日常開銷。與替代解決方案相比,PLDA 和 AnalogX將功耗降...

PLDA宣布推出用於下一代SoC設計的XpressRICH™ PCI Express® 6.0控制器IP

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智慧財產權(IP)的領先開發商PLDA今天宣布推出適用於PCIe 6.0規範的XpressRICHTM PCI Express® (PCIe®)控制器IP。PCIe 6.0規範將資料速率提高一倍,達到每秒64 GT鏈路速協調,實現了一次跨越性的進步。下一代晶片需要在系統內移動大量資料,因此對於建立這類晶片的系統單晶片(SoC)設計師和系統架構師來說,PCIe 6.0架構至關重要,該架構可應用於: 高效能運算(HPC)/雲端運算 人工智慧(AI)和機器學習 企業級儲存 企業網路 汽車 為了支援將頻寬增加一倍以達到每秒64 GT,PCIe 6.0技術使用PAM4調變,與以前的NRZ調變的1位元/週期相比,它可以執行2位元/週期。將前向錯誤更正(FEC)和循環冗餘校驗(CRC)相結合以補償更高的位元錯誤率(BER)。此外,XpressRICH for PCIe 6.0架構還支援新L0p低功耗模式,使流量在數量減少的通道上傳輸,從而在不影響流量的情況下降低功耗。 為了支援XpressRICH使用者的可設定性需求,P...

安立公司為下一代掌上型頻譜分析儀選擇PLDA的PCIe解決方案

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互聯領域的產業領導者PLDA今天宣布,安立公司已為其下一代掌上型頻譜分析器選擇PLDA的PCIe控制器IP。安立是一家創新型通訊測試與測量解決方案的全球供應商。全球實作PLDA解決方案的公司正在不斷增多,安立現在加入到他們的行列中。 由於高品質和可設定的PCIe IP已經針對高階分析儀進行了完美最佳化,因此,PCIe技術長期以來一直被測試和測量行業所採用。PLDA採用ASIC和FPGA技術的PCIe控制器解決方案的成熟度,以及該公司在出色客戶支援方面的聲譽,都是安立的關鍵決定因素。 資深產品經理Russel Lindsay表示:「安立開發需要高頻寬連接的領先掌上型測試解決方案,以滿足當今高速無線網路的需求。PLDA XpressRICH-AXI IP對連接到DMA引擎的AXI串流的支援對我們來說是一項關鍵要素,因為它允許我們的現場頻譜分析儀透過PCIe介面有效地將I/Q流傳輸到電腦上。」 PLDA的XpressRICH-AXI IP的主要功能包括: 內建DMA引擎,具有散點收集(Scatter-Gather)和描...
Back to Newsroom