-

PLDA宣布全面支持CXL™和Gen-Z™协议

继近日宣布CXL联盟(CXL Consortium)与Gen-Z联盟(Gen-Z Consortium™)达成谅解备忘录之后,PLDA推出XpressLINK™ CXL IP,即刻为片上系统开发人员提供Compute Express Link™解决方案。

加州圣何塞--(BUSINESS WIRE)--(美国商业资讯)-- (美国商业资讯)--PCI Express® IP和数据互连解决方案领域的行业领导者PLDA今日通过其新推出的针对CXL设计的XpressLINK™控制器IP和即将推出的Gen-Z控制器IP,重申对CXL™和Gen-Z™协议的支持。今天的公告基于CXL联盟和Gen-Z联盟于2020年4月2日发布的公告,重点提到两家组织在双方达成的合作谅解备忘录(MoU)方面的执行情况。PLDA目前在IP领域处于优势地位,可为数据中心、存储、计算、人工智能(AI)和网络行业等的半导体领域的设计人员提供CXL和Gen-Z技术。

CXL联盟与Gen-Z联盟之间签订的谅解备忘录(MoU)已于本月初对外宣布,阐明了CXL和Gen-Z可以创建当前和未来的最佳解决方案的方式。CXL和Gen-Z是互补的高速互连协议,其中CXL支持高速缓存一致性节点级别的计算,而Gen-Z专注于机架和行级别的结构连接。PLDA宣布将其XpressLINK控制器IP与即将推出的Gen-Z IP相结合,以确保早期采用者有机会将这些解决方案无缝融合到他们的设计中。PLDA仍致力于这两项协议,并积极参与不同的工作组,以加快普及速度和确保互操作性。

关于PLDA的XpressLINK控制器IP

PLDA新发布的XpressLINK控制器IP是可参数化的Compute Express Link (CXL)软IP控制器,专为ASIC和FPGA实现而设计。XpressLINK控制器IP充分利用PLDA面向CXL.io用于PCIe®5.0架构的硅验证XpressRICH™控制器,并添加了专门针对CXL的CXL.cache和CXL.mem。

XpressLINK控制器IP的主要亮点包括:

  • 计划支持将来的CXL规范版本
  • 部署CXL.io、CXL.mem和CXL.cache协议
  • 支持所有3种定义的CXL设备类型
  • 支持PCI Express 5.0基本规范(修订版1.0)
  • 支持具有8位、16位、32位、64位和128位可配置PIPE接口宽度的PIPE 5.x规范

PLDA首席执行官Arnaud Schleich表示:“宣布CXL与Gen-Z联盟之间达成谅解备忘录是IP市场的重大事件,因为它将为未来的高速接口架构铺平道路。作为该行业的历史性参与者,PLDA扩展其产品线以涵盖这两项协议是合乎逻辑的,我们为致力于将这一演进推向更高的水平而深感自豪。”

Gen-Z联盟总裁Kurtis Bowman表示:“CXL和Gen-Z技术可高度互补,而且将能够安全地共享由多个工作负载使用的高利用率、性能敏感型组件。PLDA等公司为两种互连协议提供解决方案,对于推动创新至关重要。”

CXL联盟主席Jim Pappas表示:“我们预计Gen-Z和CXL技术的组合解决方案将在存储、数据中心、人工智能和网络设计方面实现重大进步。为了实现这些里程碑,我们将继续依靠PLDA等工作组成员来创建易于整合的解决方案。”

更多信息:

可通过以下方式获取有关PLDA的CXL和Gen-Z解决方案的更多信息:

关于PLDA

PLDA是半导体知识产权(SIP)的开发公司和许可方,专注于支持数千兆速率(2.5G、 5G、8G、16G、25G、32G、56G、112G)高速互连接口和PCI Express、CCIX、CXL及Gen-Z等协议的开发。PLDA现已发展成为该领域的领导者,在62个国家拥有超过3200个客户和6400项许可证。PLDA是一家全球性的科技公司,在硅谷、法国、保加利亚、台湾和中国大陆均设有办事处。

###

商标

所有注册商标及其他商标均属于其各自所有者。PCI-SIG、PCI Express和PCIe是PCI-SIG的商标或注册商标。Gen-Z是Gen-Z Consortium的商标。CXL和Compute Express Links是Compute Express Link Consortium的商标。XpressLINK是PLDA的商标

免责声明:本公告之原文版本乃官方授权版本。译文仅供方便了解之用,烦请参照原文,原文版本乃唯一具法律效力之版本。

Contacts

联系方式:
PLDA
Romain Tourneau,营销经理,+33 4 28 38 04 66,rtourneau@plda.com

PLDA



Contacts

联系方式:
PLDA
Romain Tourneau,营销经理,+33 4 28 38 04 66,rtourneau@plda.com

More News From PLDA

PLDA 和 AnalogX 宣布推出市场领先的具有超低延迟和功耗的CXL 2.0 解决方案

加州圣何塞和多伦多--(BUSINESS WIRE)--(美国商业资讯)--高速互连硅知识产权(IP)的领先开发商 PLDA 和低功耗多标准连接SerDes IP解决方案的领先供应商AnalogX今天宣布,双方将PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 进行优化整合,与领先的竞争解决方案相比,延迟和功耗分别降低50%和40%。 CXL (Compute Express Link™)标准旨在扩展数据中心的异构计算能力,并为计算密集型工作负载提供更高效的数据传送,特别是在现行接口标准无法满足延迟要求的情况下。在今天之前,CXL 控制器与 PHY 的领先组合提供20-40纳秒的延迟性能。PLDA 和AnalogX 自豪地宣布,经验证,适用于CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的组合可产生低于12纳秒的延迟。这种业界领先的延迟直接提高了服务器性能,有助于更快地访问设备和获取数据,而无需额外成本或日常开销。与替代解决方案相比,PLDA 和 AnalogX将功耗...

PLDA宣布推出用于下一代SoC设计的XpressRICH™ PCI Express® 6.0控制器IP

加州圣何塞--(BUSINESS WIRE)--(美国商业资讯)--高速互连硅知识产权(IP)的领先开发商PLDA今天宣布推出适用于PCIe 6.0规范的XpressRICHTM PCI Express® (PCIe®)控制器IP。PCIe 6.0规范将数据速率提高一倍,达到每秒64 GT链路速调度,实现了一次跨越性的进步。下一代芯片需要在系统内移动海量数据,因此对于创建这类芯片的片上系统(SoC)设计师和系统架构师来说,PCIe 6.0架构至关重要,该架构可应用于: 高性能计算(HPC)/云计算 人工智能(AI)和机器学习 企业级存储 企业网络 汽车 为了支持将带宽增加一倍以达到每秒64 GT,PCIe 6.0技术使用PAM4调制,与以前的NRZ调制的1位/周期相比,它可以运行2位/周期。将前向纠错(FEC)和循环冗余校验(CRC)相结合以补偿更高的误比特率(BER)。此外,XpressRICH for PCIe 6.0架构还支持新L0p低功耗模式,使流量在数量减少的通道上传输,从而在不影响流量的情况下降低功耗。 为了支持XpressRICH用户的可配置性需求,PLDA实施了大量功...

安立公司为下一代手持式频谱分析仪选择PLDA的PCIe解决方案

加州圣何塞--(BUSINESS WIRE)--(美国商业资讯)--高速互联领域的行业领导者PLDA今天宣布,安立公司已为其下一代手持式频谱分析器选择PLDA的PCIe控制器IP。安立是一家创新型通信测试与测量解决方案的全球供应商。全球实施PLDA解决方案的公司正在不断增多,安立现在加入到他们的行列中。 由于高质量和可配置的PCIe IP已经针对高端分析仪进行了完美优化,因此,PCIe技术长期以来一直被测试和测量行业所采用。PLDA基于ASIC和FPGA技术的PCIe控制器解决方案的成熟度,以及该公司在出色客户支持方面的声誉,都是安立的关键决定因素。 高级产品经理Russel Lindsay表示:“安立开发需要高带宽连接的领先手持式测试解决方案,以满足当今高速无线网络的需求。PLDA XpressRICH-AXI IP对连接到DMA引擎的AXI流的支持对我们来说是一项关键要素,因为它允许我们的现场频谱分析仪通过PCIe接口有效地将I/Q流传输到计算机上。” PLDA的XpressRICH-AXI IP的主要功能包括: 内置DMA引擎,具有散点收集(Scatter-Gather)和描述...
Back to Newsroom