-

適用於PCIe®技術的PLDA XpressSWITCH IP成為有史以來第一個通過PCI-SIG®的PCIe 4.0法規遵循測試的交換器軟IP

PLDA XpressSWITCH IP作為以PCIe 4.0架構速度(16 GT/s執運行的交換器元件,通過了所有黃金級測試和互通性測試

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)-- --(美國商業資訊)--高速互連解決方案領域的產業領導者PLDA今日宣布,其XpressSWITCH™ IP是業界第一個通過所有黃金級測試和互通性測試的交換器軟IP (SIP),這些測試於2020年10月線上舉行的第115次PCI-SIG®法規遵循研討會(PCI-SIG® Compliance Workshop 115)期間進行。測試使用符合PCI Express® (PCIe®)規範、執行在以FPGA為基礎的擴充卡上的PLDA XpressSWITCH IP進行,上游和下游埠均以16 GT/s的速度執行。

PCI-SIG是負責開發和維護用於週邊元件I/O資料傳輸的標準化方法的社群。其法規遵循研討會可在成員進入該領域之前為他們提供測試和驗證其產品的機會。針對PCI-SIG維護的系統以及PCI Express技術產品的其他領先製造商的測試已完成。在這些研討會中獲得法規遵循認證,可為晶片設計人員保證PLDA XpressSWITCH IP完全滿足嚴格的PCIe 4.0規範要求。

晶片和系統供應商深知在矽層面實現差異化的價值,而當前的趨勢是將更多的傳統離散式元件整合到晶片內。特別是在已普遍存在的PCIe技術交換方面,整合這項功能具有一定的優勢:

  • 減少離散式元件的數量,從而降低物料成本,減少故障點的數量,並簡化初啟和偵錯
  • 透過減少晶片外Multi-Gigabit鏈路來降低功耗
  • 減少系統延遲
  • 支援最新的PCIe規範和ECN,從而延長系統單晶片(SoC)的使用壽命
  • 考慮到IP的可設定性質,有助於更輕鬆地擴展

PLDA技術長Stephane Hauradou表示:「XpressSWITCH IP以PCIe 4.0架構速度順利完成PCI-SIG法規遵循測試是PLDA的一項重大成就。長期以來,我們一直處於嵌入式PCIe技術交換器產品的最尖端,並為我們在經過矽驗證的PCIe 4.0規範實作方面的傲人成績而深感自豪。PCI-SIG的法規遵循測試的成功證明了XpressSWITCH IP的成熟。」

PCI-SIG總裁兼董事長Al Yanes表示:「我們很高興PLDA能憑藉其XpressSWITCH控制器IP通過PCIe 4.0法規遵循測試。PLDA符合PCIe 4.0要求的產品促進了互通性,這有助於PCI Express規範的持續成功。」

讀者可在PCI-SIG整合商名單中查看XpressSWITCH的PCIe 4.0技術項目。

更多資訊
如需瞭解有關PLDA交換器IP解決方案的更多資訊,請造訪:

關於PLDA
PLDA是半導體智慧財產權(SIP)的開發公司和授權人,專注於支援multi-gigabit速率(2.5G、 5G、8G、16G、25G、32G、56G、112G)高速互連介面和PCI Express、CCIX、CXL及Gen-Z等協定的開發。PLDA現已發展成為該領域的領導者,在62個國家擁有超過3200個客戶和6400項授權。PLDA是一家全球性的科技公司,在矽谷、法國、保加利亞、臺灣和中國大陸均設有辦事處。

關於PCI-SIG
PCI-SIG是擁有和管理作為產業開放標準的PCI規範的聯盟。組織定義與其成員需求一致的產業標準I/O(輸入/輸出)規範。目前,PCI-SIG由近800家產業領先的成員公司組成。如欲加入PCI-SIG,以及取得理事會名單,敬請造訪www.pcisig.com

###

商標
所有註冊商標及其他商標均屬於其各自所有者。PCI-SIG、PCI Express和PCIe是PCI-SIG的商標或註冊商標。

免責聲明:本公告之原文版本乃官方授權版本。譯文僅供方便瞭解之用,煩請參照原文,原文版本乃唯一具法律效力之版本。

Contacts

聯絡方式:
PLDA
Romain Tourneau,行銷經理,+33 4 28 38 04 66,rtourneau@plda.com

PLDA



Contacts

聯絡方式:
PLDA
Romain Tourneau,行銷經理,+33 4 28 38 04 66,rtourneau@plda.com

More News From PLDA

PLDA 和 AnalogX 宣布推出市場領先的具有超低延遲和功耗的CXL 2.0 解決方案

加州聖荷西和多倫多--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智財(IP)的領先開發商 PLDA 和低功耗多標準連接SerDes IP解決方案的領導廠商AnalogX今天宣布,雙方將PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 進行最佳化整合,與領先的競爭解決方案相比,延遲和功耗分別降低50%和40%。 CXL (Compute Express Link™)標準旨在擴展資料中心的異質運算能力,並為運算密集型工作負載提供更高效率的資料傳送,特別是在現行介面標準無法滿足延遲要求的情況下。在今天之前,CXL 控制器與 PHY 的領先組合提供20-40奈秒的延遲性能。PLDA 和AnalogX 自豪地宣布,經驗證,適用於CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的組合可產生低於12奈秒的延遲。這種業界領先的延遲直接提高了伺服器性能,有助於更快地存取設備和取得資料,而無需額外成本或日常開銷。與替代解決方案相比,PLDA 和 AnalogX將功耗降...

PLDA宣布推出用於下一代SoC設計的XpressRICH™ PCI Express® 6.0控制器IP

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智慧財產權(IP)的領先開發商PLDA今天宣布推出適用於PCIe 6.0規範的XpressRICHTM PCI Express® (PCIe®)控制器IP。PCIe 6.0規範將資料速率提高一倍,達到每秒64 GT鏈路速協調,實現了一次跨越性的進步。下一代晶片需要在系統內移動大量資料,因此對於建立這類晶片的系統單晶片(SoC)設計師和系統架構師來說,PCIe 6.0架構至關重要,該架構可應用於: 高效能運算(HPC)/雲端運算 人工智慧(AI)和機器學習 企業級儲存 企業網路 汽車 為了支援將頻寬增加一倍以達到每秒64 GT,PCIe 6.0技術使用PAM4調變,與以前的NRZ調變的1位元/週期相比,它可以執行2位元/週期。將前向錯誤更正(FEC)和循環冗餘校驗(CRC)相結合以補償更高的位元錯誤率(BER)。此外,XpressRICH for PCIe 6.0架構還支援新L0p低功耗模式,使流量在數量減少的通道上傳輸,從而在不影響流量的情況下降低功耗。 為了支援XpressRICH使用者的可設定性需求,P...

安立公司為下一代掌上型頻譜分析儀選擇PLDA的PCIe解決方案

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互聯領域的產業領導者PLDA今天宣布,安立公司已為其下一代掌上型頻譜分析器選擇PLDA的PCIe控制器IP。安立是一家創新型通訊測試與測量解決方案的全球供應商。全球實作PLDA解決方案的公司正在不斷增多,安立現在加入到他們的行列中。 由於高品質和可設定的PCIe IP已經針對高階分析儀進行了完美最佳化,因此,PCIe技術長期以來一直被測試和測量行業所採用。PLDA採用ASIC和FPGA技術的PCIe控制器解決方案的成熟度,以及該公司在出色客戶支援方面的聲譽,都是安立的關鍵決定因素。 資深產品經理Russel Lindsay表示:「安立開發需要高頻寬連接的領先掌上型測試解決方案,以滿足當今高速無線網路的需求。PLDA XpressRICH-AXI IP對連接到DMA引擎的AXI串流的支援對我們來說是一項關鍵要素,因為它允許我們的現場頻譜分析儀透過PCIe介面有效地將I/Q流傳輸到電腦上。」 PLDA的XpressRICH-AXI IP的主要功能包括: 內建DMA引擎,具有散點收集(Scatter-Gather)和描...
Back to Newsroom