-

PLDA宣布其XpressRICH-AXI™控制器IP成功符合PCIe®4.0技術規範

PLDA帶有AXI互連功能的控制器IP作為端點設備,以PCIe® 4.0架構速度(16 GT/s)通過了所有金級和互通性測試

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)-- (美國商業資訊)--PCI Express® (PCIe®) IP和資料互連解決方案領域的產業領導者今日宣布,其XpressRICH-AXI™ PCIe控制器IP在2019年12月於美國加州伯靈干舉行的PCI-SIG®合規性研討會(PCI-SIG® Compliance Workshop)期間通過了所有的金級和互通性測試。PLDA適用於PCIe 4.0的XpressRICH-AXI控制器IP規格在採用FPGA的擴充卡Gen4ENDPOINT上進行了執行測試。

PCI-SIG是負責開發並維護適用於周邊設備元件輸入/輸出(I/O)資料傳輸的標準化方法的社群。其合規性研討會為會員提供產品上市之前對其進行測試和驗證的機會。針對PCI-SIG維護的系統及其他領先製造商的PCI Express技術產品的測試工作已結束。在這些研討會期間取得合規認證,可為PLDA重要的PCIe架構設計人員保證PLDA的XpressRICH-AXI IP完全符合嚴格的PCIe 4.0規範要求。

PLDA技術長Stephane Hauradou表示:「歸功於由其靈活的AMBA-AXI介面實現的高水準可組態性,XpressRICH-AXI通常被我們的客戶選擇用於其高階專案。因此,以PCIe 4.0規範速度成功完成PCI-SIG合規性測試對於PLDA是一項重大成就。」

PCI-SIG總裁兼董事長Al Yanes表示:「PLDA已通過其XpressRICH-AXI控制器IP完成PCIe 4.0規範合規性測試,為此我們倍感興奮。像PLDA符合PCIe 4.0技術的產品這樣的產品不僅可促進互通性,而且有助於PCI Express規範的持續成功。」

更多資訊:
您可以透過以下方式取得有關PLDA搭載AXI互連功能的PCIe 4.0 IP的更多資訊:

關於PLDA
PLDA是半導體智慧財產權(SIP)的開發公司和授權人,專注於支援multi-gigabit速率(2.5G、 5G、8G、16G、25G、32G、56G、112G)高速互連介面和PCI Express、CCIX、CXL及Gen-Z等協定的開發。PLDA現已發展成為該領域的領導者,在62個國家擁有超過3200個客戶和6400項授權。PLDA是一家全球性的科技公司,在矽谷、法國、保加利亞、臺灣和中國大陸均設有辦事處。敬請線上造訪PLDA:www.plda.com

關於PCI-SIG
PCI-SIG是擁有和管理作為產業開放標準的PCI規範的聯盟。組織定義與其會員需求一致的產業標準I/O(輸入/輸出)規範。目前,PCI-SIG由近800家產業領先的會員公司組成。如欲加入PCI-SIG,以及取得理事會名單,敬請造訪www.pcisig.com

###

商標
所有註冊商標及其他商標均屬於其各自所有者。PCI-SIG、PCI Express和PCIe是PCI-SIG的商標或註冊商標。

免責聲明:本公告之原文版本乃官方授權版本。譯文僅供方便瞭解之用,煩請參照原文,原文版本乃唯一具法律效力之版本。

Contacts

PLDA
Romain Tourneau,行銷經理,+33 4 28 38 04 66,rtourneau@plda.com

PLDA



Contacts

PLDA
Romain Tourneau,行銷經理,+33 4 28 38 04 66,rtourneau@plda.com

More News From PLDA

PLDA 和 AnalogX 宣布推出市場領先的具有超低延遲和功耗的CXL 2.0 解決方案

加州聖荷西和多倫多--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智財(IP)的領先開發商 PLDA 和低功耗多標準連接SerDes IP解決方案的領導廠商AnalogX今天宣布,雙方將PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 進行最佳化整合,與領先的競爭解決方案相比,延遲和功耗分別降低50%和40%。 CXL (Compute Express Link™)標準旨在擴展資料中心的異質運算能力,並為運算密集型工作負載提供更高效率的資料傳送,特別是在現行介面標準無法滿足延遲要求的情況下。在今天之前,CXL 控制器與 PHY 的領先組合提供20-40奈秒的延遲性能。PLDA 和AnalogX 自豪地宣布,經驗證,適用於CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的組合可產生低於12奈秒的延遲。這種業界領先的延遲直接提高了伺服器性能,有助於更快地存取設備和取得資料,而無需額外成本或日常開銷。與替代解決方案相比,PLDA 和 AnalogX將功耗降...

PLDA宣布推出用於下一代SoC設計的XpressRICH™ PCI Express® 6.0控制器IP

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互連矽智慧財產權(IP)的領先開發商PLDA今天宣布推出適用於PCIe 6.0規範的XpressRICHTM PCI Express® (PCIe®)控制器IP。PCIe 6.0規範將資料速率提高一倍,達到每秒64 GT鏈路速協調,實現了一次跨越性的進步。下一代晶片需要在系統內移動大量資料,因此對於建立這類晶片的系統單晶片(SoC)設計師和系統架構師來說,PCIe 6.0架構至關重要,該架構可應用於: 高效能運算(HPC)/雲端運算 人工智慧(AI)和機器學習 企業級儲存 企業網路 汽車 為了支援將頻寬增加一倍以達到每秒64 GT,PCIe 6.0技術使用PAM4調變,與以前的NRZ調變的1位元/週期相比,它可以執行2位元/週期。將前向錯誤更正(FEC)和循環冗餘校驗(CRC)相結合以補償更高的位元錯誤率(BER)。此外,XpressRICH for PCIe 6.0架構還支援新L0p低功耗模式,使流量在數量減少的通道上傳輸,從而在不影響流量的情況下降低功耗。 為了支援XpressRICH使用者的可設定性需求,P...

安立公司為下一代掌上型頻譜分析儀選擇PLDA的PCIe解決方案

加州聖荷西--(BUSINESS WIRE)--(美國商業資訊)--高速互聯領域的產業領導者PLDA今天宣布,安立公司已為其下一代掌上型頻譜分析器選擇PLDA的PCIe控制器IP。安立是一家創新型通訊測試與測量解決方案的全球供應商。全球實作PLDA解決方案的公司正在不斷增多,安立現在加入到他們的行列中。 由於高品質和可設定的PCIe IP已經針對高階分析儀進行了完美最佳化,因此,PCIe技術長期以來一直被測試和測量行業所採用。PLDA採用ASIC和FPGA技術的PCIe控制器解決方案的成熟度,以及該公司在出色客戶支援方面的聲譽,都是安立的關鍵決定因素。 資深產品經理Russel Lindsay表示:「安立開發需要高頻寬連接的領先掌上型測試解決方案,以滿足當今高速無線網路的需求。PLDA XpressRICH-AXI IP對連接到DMA引擎的AXI串流的支援對我們來說是一項關鍵要素,因為它允許我們的現場頻譜分析儀透過PCIe介面有效地將I/Q流傳輸到電腦上。」 PLDA的XpressRICH-AXI IP的主要功能包括: 內建DMA引擎,具有散點收集(Scatter-Gather)和描...
Back to Newsroom