-

Il SoC AIoT per l’edge basato sul RISC-V di Canaan ha adottato vari IP-core per GPU e ISP di VeriSilicon

Integrare il portafoglio di VeriSilicon IP-core per l’elaborazione a livello dei pixel nel chip K230 a bassa latenza e alta precisione

SHANGHAI--(BUSINESS WIRE)--VeriSilicon (688521.SH) oggi ha annunciato l’integrazione di vari IP-core – per l’Image Signal Processor (ISP) ISP8000, per il processore DeWarp DW200 e per la 2.5D Graphics Processor Unit (GPU) GCNanoV – nel chip Canaan K230, il primo chip AIoT per l’edge al mondo previsto per la produzione commerciale in grandi volumi che supporta lo standard RISC-V Vector 1.0. Questa collaborazione segna un progresso significativo nello sviluppo di soluzioni AIoT per l’edge a bassa latenza e alta precisione, come terminali all’edge per input multimodali e modelli di grandi dimensioni, moduli di percezione ottica strutturati in 3D, robot interattivi, hardware open source nonché hardware per la fabbricazione intelligente, soluzioni per la domotica e istruzione basata sull’IA.

Il testo originale del presente annuncio, redatto nella lingua di partenza, è la versione ufficiale che fa fede. Le traduzioni sono offerte unicamente per comodità del lettore e devono rinviare al testo in lingua originale, che è l'unico giuridicamente valido.

Contacts

Canaan Inc.
Referente per i media: pr@canaan-creative.com

VeriSilicon
Referente per i media: press@verisilicon.com

VeriSilicon

SHH:688521


Contacts

Canaan Inc.
Referente per i media: pr@canaan-creative.com

VeriSilicon
Referente per i media: press@verisilicon.com

More News From VeriSilicon

Riassunto: Il processore di visualizzazione AR HX77 di Hexagon Semi raggiunge un consumo energetico estremamente basso grazie al portafoglio Nano IP di VeriSilicon

SHANGHAI--(BUSINESS WIRE)--VeriSilicon (688521.SH) ha annunciato oggi che Hefei Hexagon Semiconductor (Hexagon Semi), un fornitore di SoC di elaborazione delle immagini, ha adottato il testato portafoglio IP di VeriSilicon per il suo SoC di elaborazione delle immagini ad alte prestazioni della serie HX77. Gli IP adotatti comprendono l'IP GPU GCNanoUltraV 2.5D, l'IP di elaborazione DeWarp DW100 e l'IP di elaborazione delle visualizzazioni DC9200Nano. Il SoC è stato completato, ottenendo un primo...

Riassunto: L’IP-core potenziato VeriSilicon serie ISP8200-FS ottiene la certificazione di sicurezza funzionale ASIL B

SHANGHAI--(BUSINESS WIRE)--VeriSilicon (688521.SH) oggi ha annunciato il lancio delle ultime versioni potenziate del suo IP-core di elaborazione dei segnali d’immagine (ISP) serie ISP8200-FS, le serie ISP8200-ES e ISP8200L-ES, caratterizzate da prestazioni ed efficienza energetica perfezionate per supportare meglio i complessi sistemi di telecamere nel settore automotive. Questi IP-core potenziati hanno conseguito la certificazione di sicurezza funzionale ISO 26262 ASIL B rilasciata da TÜV NORD...

Riassunto: VeriSilicon annuncia che la NPU IP VIP9000NanoOi-FS ha ottenuto la certificazione ISO 26262 ASIL B

SHANGHAI--(BUSINESS WIRE)--VeriSilicon (688521.SH) oggi ha annunciato che la sua NPU (Neural Processing Unit) IP VIP9000NanoOi-FS ha ottenuto la certificazione ISO 26262 ASIL B, segnando un traguardo significativo nelle capacità di sicurezza funzionale del suo portafoglio di unità di elaborazione neurale. Questa IP presenta un’architettura ottimizzata per l’integrazione nei SoC, offrendo inferenza di alta qualità con bassi consumi di potenza e un ingombro ridotto sul chip. Il certificato è stat...
Back to Newsroom