-

智原推出ASIC跨地域生产支持服务 强化永续经营

台湾新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布为ASIC客户提供跨地域的多点制造支持服务。藉由与全球晶圆代工、半导体封装和测试服务厂商的长期密切合作,智原能够为客户提供弹性生产支持,以减轻因经济、意外、流行病或地缘政治而造成的制造风险。

为实现企业永续经营,智原投入资源致力于稳健的企业持续营运计划(BCP),并整合全球多点资源,包含工程师、晶圆代工厂、封装和测试合作伙伴,成功克服过去几年的供应链及产能挑战。因此,该计划以其灵活的生产供应链管理、快速应变与风险管控能力获得全球客户的肯定。

智原科技营运长林世钦表示:“我们很高兴为客户提供可选择的生产解决方案。透过与全球供应链伙伴合作,我们增强应对突发事件的营运弹性,并协助客户更有信心地开发长生命周期产品。”

关于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计服务暨知识产权(IP)研发销售领导厂商,通过ISO 9001与ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大陆、美国与日本设有研发、营销据点。重要的IP产品包括:I/O、标准单元库、Memory Compiler、兼容ARM指令集CPU、LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可编程高速SerDes,以及数百个外设数字及混合讯号IP。更多信息,请浏览智原科技网站www.faraday-tech.com或关注微信号faradaytech。

Contacts

新闻连络:
智原科技, 柯奕帆, +886 3 578 7888 ext. 88689, media@faraday-tech.com

Faraday Technology Corporation

TSE:3035


Contacts

新闻连络:
智原科技, 柯奕帆, +886 3 578 7888 ext. 88689, media@faraday-tech.com

More News From Faraday Technology Corporation

智原扩大UMC 14纳米工艺IP布局 锁定边缘AI与消费级市场

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发领导厂商智原科技(Faraday Technology Corporation)今日宣布持续扩充其基于联电(UMC)14FCC工艺的IP产品线,包含新增的USB 2.0/USB 3.2 Gen1 PHY、LVDS TX/RX I/O、DDR3/DDR4 PHY(最高达 4.2 Gbps),以及LPDDR4-4X/5 PHY(最高达 6.4 Gbps);搭配联电14纳米平台,这些IP让芯片效能、功耗与成本之间取得最佳平衡,特别适用于工业控制、AIoT、网通设备、智能显示、多功能事务机(MFP)及边缘AI等应用。 智原持续构建UMC 14纳米工艺的IP解决方案,使平台解决方案更加完整,且所有IP均透过硅验证来确保量产质量,大幅降低设计风险,协助客户缩短产品开发时程,兼顾设计与制造成本。针对边缘AI应用,智原提供Fabless OSAT服务,支持2.5D/3D先进封装技术,内存控制电路与I/O整合,满足AI算力对高带宽的内存传输效能与容量的需求,进一步提升AI系统整体算力。 智原科技营运长林世钦表...

智原科技将参与ICCAD 2025 展示AI时代的芯实力

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发销售领导厂商智原科技(Faraday Technology Corporation,TWSE:3035) 将于11月20日至11月21日参加在成都举行的ICCAD 2025 (中国集成电路设计业年会),现场将展示FlashKit™-22RRAM开发平台、2.5G以太网物理层IP解决方案,并于演讲中介绍智原在AI应用的布局与成果还有2.5D/3D多源小芯片封装服务最新进展,提供给客户最适合的先进工艺以及一站式ASIC量产服务。 这次将于展会中演示的FlashKit-22RRAM低功耗平台采用UMC 22纳米工艺,内嵌Arm Cortex-M7和RISC-V VeeR EH1双架构CPU,并整合了最新的ReRAM闪存技术及可编程电路eFPGA,支持硅片后数据与程序储存与电路修改,加速物联网及智能装置等嵌入式应用的开发周期。另一项展品为基于DSP架构的2.5Gbps以太网物理层IP,兼具超低功耗、高性能与高集成度,支持10BASE-Te、100BASE-TX、1000BASE-T和2500BASE...

智原推出DDR/LPDDR通用物理层IP解决方案 适用于联电22ULP与14FFC工艺

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发领导厂商智原科技(Faraday Technology Corporation)今日宣布推出可支持第三至第五代DDR/LPDDR的通用物理层IP,适用于联电(UMC)22ULP与14FFC FinFET工艺。智原持续致力于提供优化的自有IP解决方案,协助ASIC客户提升开发效率与产品成本竞争力。 智原的DDR/LPDDR物理层IP解决方案,已广泛应用在多项SoC设计案中,已通过硅验证及单芯片系统整合验证,其高度稳定性与兼容性完全符合JEDEC规范,可确保与内存芯片间资传输效能,同时也优化了功耗表现。22ULP PHY支持低至0.8V的操作电压,特别适用在行动装置、5G与物联网等功耗敏感的应用。14nm物理层支持DDR5/LPDDR5,提供高达6400Mbps的传输速率,并内建参数调整机制、阻抗匹配校正与DFE等功能,确保讯号传输的质量与稳定性。 智原科技营运长林世钦表示:「随着SoC设计日益复杂,市场对高效能与低功耗的内存解决方案需求不断提升。智原提供涵盖控制电路、物理层及子系统整合服务的完...
Back to Newsroom