-

智原提供联电40纳米以太网络GPHY IP授权服务

新竹--(BUSINESS WIRE)--(美国商业资讯)-- 智原科技与联华电子今日表示,智原的Gigabit以太网络物理层(GPHY)IP现已在联电的40LP工艺平台上完成验证并可提供客户授权使用。有鉴于网络设备与工业自动化系统的需求在市场上大幅成长,该Gigabit以太网络解决方案,将可加快满足在上述应用领域的SoC整合开发需求。

智原的GPHY建立在以数字信号处理器(DSP)为基础的收发架构上,可为高度整合的SoC提供功耗、效能与面积之间的平衡优化。针对有线网络链接的需求,不论在单端口与多端口网络应用,如数字视频转换器(STB)、网络摄影机、网络交换器以及智能家庭网关等,该GPHY均可提供优越的噪声抗扰性并有效避免信号间干扰。

智原科技研发协理吕志勋表示:“智原已成功运用此GPHY协助客户的多端口网通设备ASIC项目在联电的40LP平台上导入量产。经由此经验,我们相信IP客户也能够轻易地整合此电路至他们的设计中,进而更专注地开发他们的40纳米产品。”

联电硅智财研发暨设计支持处林子惠处长表示:“联电的40LP平台可满足高速传输界面应用的低功耗需求。藉由智原新增的Gigabit以太网络PHY IP与ASIC经验,将有助于客户在高效益的40LP工艺技术上加速开发更多的网络系统解决方案。”

智原的Gigabit以太网络PHY除了可在40LP平台上选用,目前也已在联电的28奈米工艺平台上开发中。

如欲了解更多智原的以太网络IP产品信息,请浏览智原的网站

关于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计服务暨知识产权(IP)研发销售领导厂商,通过ISO 9001与ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大陆、美国与日本设有研发、营销据点。重要的IP产品包括:I/O、标准单元库、Memory Compiler、兼容ARM指令集CPU、LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可编程高速SerDes,以及数百个外设数字及混合讯号IP。更多信息,请浏览智原科技网站www.faraday-tech.com或关注微信号faradaytech。

关于联电

联华电子(纽约证交所代码:UMC,台湾证交所代码:2303)为全球半导体晶圆专工业界的领导者,提供高质量的晶圆制造服务,专注于逻辑及特殊技术,为跨越电子行业的各项主要应用产品生产芯片。联电完整的制程技术及制造解决方案,包括逻辑/射频、嵌入式高压解决方案、嵌入式闪存、在八和十二吋晶圆上的RFSOI / BCD,以及所有晶圆厂皆符合汽车业的IATF-16949制造认证。联电现共有十二座晶圆厂,策略性地遍及亚洲各地,拥有每月可生产超过75万片约当八吋晶圆的产能。目前在全球约有19,000名员工,并于台湾、中国、美国、欧洲、日本、韩国及新加坡均设有服务据点。详细信息,请参阅联华电子官网: http://www.umc.com

Contacts

新闻连络:
智原科技, 柯奕帆, +886 3 578 7888 ext. 88689, evan@faraday-tech.com
联华电子, 曹兰馥 (Lan Fu Tsau), +88

Faraday Technology Corporation

TSE:3035


Contacts

新闻连络:
智原科技, 柯奕帆, +886 3 578 7888 ext. 88689, evan@faraday-tech.com
联华电子, 曹兰馥 (Lan Fu Tsau), +88

More News From Faraday Technology Corporation

智原科技将参与ICCAD 2025 展示AI时代的芯实力

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发销售领导厂商智原科技(Faraday Technology Corporation,TWSE:3035) 将于11月20日至11月21日参加在成都举行的ICCAD 2025 (中国集成电路设计业年会),现场将展示FlashKit™-22RRAM开发平台、2.5G以太网物理层IP解决方案,并于演讲中介绍智原在AI应用的布局与成果还有2.5D/3D多源小芯片封装服务最新进展,提供给客户最适合的先进工艺以及一站式ASIC量产服务。 这次将于展会中演示的FlashKit-22RRAM低功耗平台采用UMC 22纳米工艺,内嵌Arm Cortex-M7和RISC-V VeeR EH1双架构CPU,并整合了最新的ReRAM闪存技术及可编程电路eFPGA,支持硅片后数据与程序储存与电路修改,加速物联网及智能装置等嵌入式应用的开发周期。另一项展品为基于DSP架构的2.5Gbps以太网物理层IP,兼具超低功耗、高性能与高集成度,支持10BASE-Te、100BASE-TX、1000BASE-T和2500BASE...

智原推出DDR/LPDDR通用物理层IP解决方案 适用于联电22ULP与14FFC工艺

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发领导厂商智原科技(Faraday Technology Corporation)今日宣布推出可支持第三至第五代DDR/LPDDR的通用物理层IP,适用于联电(UMC)22ULP与14FFC FinFET工艺。智原持续致力于提供优化的自有IP解决方案,协助ASIC客户提升开发效率与产品成本竞争力。 智原的DDR/LPDDR物理层IP解决方案,已广泛应用在多项SoC设计案中,已通过硅验证及单芯片系统整合验证,其高度稳定性与兼容性完全符合JEDEC规范,可确保与内存芯片间资传输效能,同时也优化了功耗表现。22ULP PHY支持低至0.8V的操作电压,特别适用在行动装置、5G与物联网等功耗敏感的应用。14nm物理层支持DDR5/LPDDR5,提供高达6400Mbps的传输速率,并内建参数调整机制、阻抗匹配校正与DFE等功能,确保讯号传输的质量与稳定性。 智原科技营运长林世钦表示:「随着SoC设计日益复杂,市场对高效能与低功耗的内存解决方案需求不断提升。智原提供涵盖控制电路、物理层及子系统整合服务的完...

智原推出最新SerDes IP持续布局联电22纳米IP解决方案

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智财现已导入联电22纳米工艺。该最新SerDes IP符合高速传输需求,支持多种主流协议,并针对工业自动化、AIoT、5G调制解调器、光纤到户(FTTH)与先进网通等应用进行优化。 智原自2013年以来即持续提供稳健且高效能的SerDes解决方案。此次推出的10G SerDes IP兼容于多项关键协议,包括PCIe Gen1/2/3、USB 3.2 Gen1/2,以及各类xPON标准,并支持多种被动光纤网络(PON)技术,例如 10G-EPON、EPON、XGPON、XGSPON与GPON,展现高度弹性,适用于光网络单元(ONU)设计整合。 为协助客户加速产品开发并降低整合风险,智原亦提供完整的IP客制化与设计服务,涵盖子系统整合、硬核实现,以及从芯片内部、IO到封装与电路板层级的整合讯号/电源完整性(SI/PI)分析。该全方位支持方案有助于客户简化开发流程,缩...
Back to Newsroom