Toshiba ontwikkelt tijd-domein analoog en digitaal procescircuit

International Solid-State Circuits Conference 2013

TOKIO--()--Toshiba heeft een tijd-domein analoog en digitaal procescircuit ontwikkeld die mogelijkerwijs het digitale signaal kan vervangen bij foutcorrectie.

De technologie reduceert met 38 procent de activiteit van de 'low-density parity-check' (LDPC) decoder die wordt gebruikt bij foutcorrectie van NAND-flash memory en helpt Toshiba de kosteneffici├źntie te verbeteren.

Het circuit werd geïntroduceerd op de International Solid-State Circuit Conference in San Francisco die op 20 februari 2013 plaatsvond.

Deze bekendmaking is officieel geldend in de originele brontaal. Vertalingen zijn slechts als leeshulp bedoeld en moeten worden vergeleken met de tekst in de brontaal welke als enige juridische geldigheid beoogt.

Contacts

Toshiba Semiconductor & Storage Products Company
Megumi Genchi / Kunio Noguchi, +81-3-3457-3367
semicon-NR-mailbox@ml.toshiba.co.jp

Sharing

Contacts

Toshiba Semiconductor & Storage Products Company
Megumi Genchi / Kunio Noguchi, +81-3-3457-3367
semicon-NR-mailbox@ml.toshiba.co.jp